ASE发布清单
本文档描述了在产品发布之前需要创建的ASE材料。这首先是由产品,然后由类别物质的,则是相对的优先级被创造的东西。优先级只在两者之间分配要求(大胆的)和建议(不大胆)。
ASE开始放行材料工作的要求主要包括原理图和规格表。我不确定将在规格表上的内容列表对于非fpga产品定义得有多好,但这两个文档对于fpga来说是最少的。有了Pmods,我们可以通常仅从原理图工作,但可能需要或不需要更多的信息,这取决于围绕主IC的硬件上完成的自定义工作的数量。ASE需要产品照片来完成工作。
FPGA
-
资源中心:例子.
-
图表
-
3 d CAD文件
-
-
Hackster。伊奥:我们怎么做呢?
-
参考手册:例子
-
产品介绍:与资源中心共享。
-
特性列表:(部分)与资源中心共享。
-
FPGA参考手册中要求的子部分的文档应该在另一个文档中解释。
-
-
即用演示:在生产过程中被编程到电路板上的演示。通过资源中心分发。这并不总是提供给我们的董事会,但在客户反馈的基础上,资源的分配应该是一个高度优先级。这个演示应该演示板上大多数主要功能的使用,包括以太网连接,GPIO、视频等。
-
至少一次Microblaze/Zynq和一次纯hdl演示
-
其他演示:根据优先级列出。包括但不限于:
-
基本I/O:通常是纯hdl的演示
-
视频(HDMI-In / HDMI-Out等):如果硬件支持视频,Microblaze/Zynq演示的首要考虑因素。
-
XADC
-
音频
-
-
教程的内容:确保所有从资源中心链接的教程按照预期工作,而不会创建更多的边缘情况。
-
XDC文件:透过digilent-xdc库链接到资源中心
-
董事会通过使用共享重定向维基页面.
-
-
董事会文件:透过vivado-boards库通过Vivado安装教程流程链接。必须为一个板的不同变体创建单独的板文件。董事会文件应支持以下IP:
-
Xilinx内存接口生成器: Microblaze-Only,方便DDR3接口配置。(mig.prj)
-
Zynq-7处理系统: Zynq- only,方便配置Zynq。(preset.xml)
-
所有引脚和接口都可以在board.xml和part0pins.xml文件中轻松描述.这包括以下内容:
-
系统时钟
-
Pmod港口
-
其他GPIO接口:如led灯、按钮、开关等
-
当找到好的解决方案时,可以将其他接口添加到这个列表中。
-
-
-
Hackster产品条目
-
Petalinux基础系统和BSP
-
SDSoC平台
-
Vivado HLS示例项目
单片机
-
参考手册:与其他部分相比,下面的条目被认为是特殊的。
-
产品介绍:有时由市场营销部创造
-
特性列表:有时由市场营销部创造
-
Callout表:要求自上而下的产品照片从工作
-
-
资源中心
-
图表
-
3 d CAD文件
-
-
演示项目/库/引导加载程序:例子
-
Digilent核心支持
-
Hackster产品条目
Pmod
-
资源中心
-
图表
-
3 d CAD文件
-
示范项目
-
Pmod IP核心
-
单片机图书馆/演示
-
HDL模块/ FPGA演示:这不是目前的标准,但偶尔会在论坛上出现
-
-
-
参考手册
-
产品介绍
-
特性列表
-
快速入门指南这应该是一个循序渐进的指南,通过配置Pmod和传输或接收Pmod的第一个数据包,在协议级别(描述I2C事务集,而不是完整的位差计时)。
-
额外的信息:链接到重要芯片的数据表、原理图、演示项目等
-
-
Hackster产品条目