Pmod AMP3参考手册

Digilent Pmod AMP3具有一个模拟器件SSM2518 2瓦特d类音频功率放大器。该模块允许使用I²S音频协议或TDM产生立体声音频在各种采样频率。用户可以通过I²C接口配置数字音量和动态范围控制。此外,Pmod AMP3可以在不需要使用I²C接口的独立模式下使用。

下载本参考手册

特性

  • 音频放大器的左和右声道分离
  • 立体声输出通过两个标准的1/8“(0.32厘米)单声道扬声器插口
  • 支持常见的I²S音频格式
  • 数字可配置的音量控制每个通道
  • 动态范围控制
  • 独立模式的系统没有I²C接口
  • 带I²C接口的12针Pmod端口

功能描述

Pmod AMP3利用模拟设备SSM2518在单独的左右耳机插孔中再现数字馈电音频信号。插孔的分离使音频信号更好的隔离。


与Pmod接口

Pmod AMP3与主控板之间通过我²C协议.用户可以在I²C可编程模式或简单的独立模式下操作Pmod AMP3。独立模式是默认设置,可以通过移除跳线JP5上的短路块来激活。当独立模式处于活动状态时,跳线JP3、JP4和JP6允许对放大器进行简单的硬件配置。

在独立模式跳线中,JP3配置决定是否使用标准或左对齐I²S协议。跳线JP4确定MCLK输入是音频采样频率f的256倍还是384倍。跳线JP6配置放大器输出0dB或+12dB增益。

如果JP5加载,I²C是启用的,以便可以配置板载芯片。因此,JP3和JP4上的短路块必须被移除,以便SCL和SDA线被拉到逻辑高压状态。JP6设置Pmod的I²C地址;这两个地址都是有效的,但是如果总线上的另一个I²C设备正在使用另一个地址,用户可能希望使用一个特定的地址。

连接器的描述
JP5卸载(默认独立模式) JP5加载(I²C可编程模式)
加载 卸载 加载 卸载
JP2 MCLK-提供自己的外部MCLK BCLK-route BCLK到MCLK输入 不关心 不关心
JP3 我²年代(标准) 向左对齐 禁止 要求
JP4 256 x Fs 384 x Fs 禁止 要求
JP6 12 db的增益 0分贝增益 ADDR: 0110100 (r / w) ADDR: 0110110 (r / w)

注意:0dB和+12dB增益模式都非常吵。在单机模式下运行时,您应注意保护您自己和您的设备。Digilent建议您使用可编程模式,并将增益设置为-12dB或更低。

I²C可编程模式用于设置交替主时钟(MCLK)和比特时钟(BCLK)比率,以及配置动态范围控制(DRC)。关于这些选项的更多信息可以在我们的用户指南

为了以I²S音频格式传输音频数据,MCLK、BCLK、左/右字钟(LRCLK)和数据(SDATA)需要根据需要在内部或外部提供。这个模块能够接收8到32位分辨率的音频数据。下面是德克萨斯仪器公司关于I²S数据如何发送到模块的时序图示例:

示例I²S时序图


Pmod AMP3框图(点击放大)

引脚分配表/图

头j - 1
信号 描述 信号 描述
1 LRCLK 左/右字时钟 7 数控 没有连接
2 SDATA 串行数据 8 数控 没有连接
3. 数控 没有连接 9 MCLK-E 主Clock-External
4 BCLK 位时钟 10 ~关闭 关闭
5 接地 地面电源 11 接地 地面电源
6 VCC 积极的电源 12 VCC 积极的电源
头J2 :头J3 头阁下
描述 描述 描述
1 离开音频杰克 1 串行时钟 1 对音频杰克
2 串行数据

Pmod AMP3的外部电源必须在2.5V和5.5V范围内;然而,建议Pmod工作在3.3V。


物理维度

销头上的销间隔为100密。PCB是1.5英寸长在平行于引脚头的引脚和0.8英寸长在垂直于引脚头的侧面。


额外的信息

Pmod AMP3的原理图可用在这里.有关音频放大器的其他信息,包括通信模式和芯片的具体时间可以通过查看其数据表找到在这里

更多关于如何使用Pmod AMP3的具体信息可以通过查看我们的用户指南.可以找到演示如何从Pmod AMP3获取信息的示例代码在这里

如果您对Pmod AMP3有任何问题或意见,请随时将它们发布在适当的部分(“附加板”)Digilent论坛