在块设计中添加Pmod IP
使用添加IP()按钮将你的Pmod的IP添加到你的区块设计中。
检查Pmod IP设计要求页来确定是否支持您的Pmod。大多数Pmod ip支持以它们命名的Pmod,但是,也有一些例外——例如,Pmod领导PmodGPIO IP所支持的。
要将Pmod IP连接到Pmod端口,请导航到董事会选项卡在框图左边的窗格中。Digilent FPGA板文件在此选项卡中提供Pmod接口。向下滚动找到要连接Pmod的Pmod连接器,右键单击它并选择连接板组件.
重要的是:你在这里选择的Pmod连接器是一个,当你在你的板上运行设计时,你必须连接它。
在弹出的对话框中,使对应于Pmod IP的AXI接口的每个框被选中。
检查Pmod ip Table时钟要求.如果您的Pmod IP为它的AXI时钟频率指定了要求,请使用Slave接口的时钟源下拉菜单选择合适的时钟。如果设计中没有适当的时钟,则可能需要返回将处理器添加到块设计中本指南的章节。
点击好吧继续。这个过程将增加几个额外的IP到块设计,包括一个互连,可以用来路由多个AXI连接,和一个处理器复位系统,它是用来同步复位信号的AXI IP。
如果您的IP上的所有端口现在都连接到某些东西(在图的默认视图),你就完成了,可以跳到下一节。
如果你的Pmod IP有一个ext_spi_clk端口,它应该连接到一个额外的时钟,频率在Pmod ip Table时钟要求.在您的设计中添加额外的时钟之前已讨论过将处理器添加到块设计中本指南的章节。
如果你的Pmod IP有一个或多个中断端口,它们可以连接到你的处理器的中断系统。检查Pmod IPs表的中断要求确定是否需要一个中断引脚来运行您的Pmod的软件示例。为处理器启用或添加中断支持已在前面的将处理器添加到块设计中本指南的章节。不需要的中断可以安全地断开连接。
每一个连接都必须通过手动点击和拖动从一个引脚到另一个引脚。图中是50兆赫输出时钟被连接到Pmod ACL2的外部SPI时钟。