数字设计使用Digilent FPGA板资源中心

请注意

数字设计使用Digilent FPGA板已退休,不再在我们的商店出售。

欢迎来到使用Digilent FPGA板的数字设计资源中心!

在这里,你可以找到Digilent为这本教科书创建的所有参考资料,以及我们追踪到的任何外部内容的链接。

这本书使用超过75个例子来展示你如何开始在VHDL或Verilog®设计数字电路,模拟他们,并快速和轻松地下载到您的Basys, Nexys 2,或Nexys 3板。从基础知识到7段显示器、内存、VGA端口、PS/2端口,以及更多的步骤,通过示例快速上手并运行!

过去十年,数字设计领域发生了一场重大变革。现场可编程门阵列(fpga)现在可以包含100多万个等价逻辑门和数万个触发器。这意味着,当数字电路可能包含数千门时,不可能使用包括绘制逻辑图的传统逻辑设计方法。现实是,今天的数字系统是通过以硬件描述语言(hdl)的形式编写软件来设计的。目前最常用的hdl是VHDL和Verilog。两者都得到了广泛的应用。当使用这些硬件描述语言时,设计者通常描述逻辑电路的行为,而不是编写传统的布尔逻辑方程。计算机辅助设计工具用于模拟VHDL或Verilog设计,并将设计综合到实际的硬件。

本书假设没有先前的数字设计知识。你开始学习基本的门,逻辑方程,布尔代数和卡诺映射。在超过75个示例中,我们将向您展示如何使用VHDL或Verilog设计数字电路,使用Aldec Active-HDL模拟器模拟它们,并将设计综合到Xilinx®Spartan™-3E FPGA上的Basys, Nexys 2或Nexys 3 FPGA板。Aldec公司(www.aldec.com)提供了一个免费的Active-HDL模拟器学生版。要将您的设计合成到Spartan-3E或Spartan-6 FPGA,您需要从Xilinx (www.xilinx.com)下载免费的ISE WebPACK™。Xilinx合成工具是从Aldec Active-HDL集成中调用的GUI.我们将使用Adept 2实用程序将您的综合设计下载到Xilinx FPGA。Adept 2.8.1软件包可以从Digilent, Inc.免费下载。


文档

下载完整的目录:

  • 硬件描述语言(VHDL)版- - - - - -PDF
  • Verilog版- - - - - -PDF